2015-08-18 08:30~12:10
XILINX / 정 웅 부장
이*용2015-08-18 오전 10:55:12
dsp 48 구성에서 ff 의미는 무엇인지요xilinx12015.08.18
internal register 입니다.이*용2015-08-18 오전 10:54:24
dsp48 회로 구성에서 c,p 의미가 무엇인지요xilinx22015.08.18
DSP48 Primitive (ug479_7Series_DSP48E1.pdf 파일 참조) 1. C 포트: Data input to the second-stage adder/subtracter, pattern detector, or logic function. 2. P port 연산 출력 포트 : Data output from second stage adder/subtracter or logic function.이*용2015-08-18 오전 10:52:11
dynamic range 은 얼마인지요xilinx12015.08.18
무엇에 대한 Dynamic range 인지요?이*용2015-08-18 오전 10:51:33
short delay line 은 몇 대략 ms 인지요xilinx12015.08.18
ms 단위가 아닙니다. sample 단위입니다. sample rate 은 100~250MPSs 이기 때문에 대략 4~10ns입니다. 몇 sample delay는 수십 ns 정도로 보시면 됩니다장*호2015-08-18 오전 10:51:25
Dual LUT5와 Dual RAM32와 Dual SRL16 중 어느 것이 더 빠른가요?xilinx22015.08.18
그것은 DC 데이타 시트를 참고해야 합니다. ds182_Kintex_7_Data_Sheet.pdf이*용2015-08-18 오전 10:50:00
dsp48 와 bram 차이점이 무엇인지요xilinx32015.08.18
DSP48은 Filter설계에 적합한 Multiplier와 Accumulator등이 들어있는 Logic이고 BRAM은 Block Memory의 약자로 7 Series의 경우 36Kb기본 단위로 구성된 Memory Logic입니다.김*호2015-08-18 오전 10:48:31
[질문] 스칼라 방식의 파이프라인 아키텍쳐일까요?xilinx22015.08.18
FPGA내부의 Fmax, 즉 타이밍을 올리기 위하여 Register/Flip Flop을 사용하는 것입니다.무명2015-08-18 오전 10:48:23
PIMD 제거용 Xilinx Libray가 있는지요?xilinx12015.08.18
공식 library는 없습니다. 하지만 DPD feedback path를 이용하여 PIMD cancellation algorithm을 C 를 이용하여 VHLS로 구현 가능합니다.이*용2015-08-18 오전 10:48:18
pipeling 은 설개 개념을 의미 하는것인지요xilinx12015.08.18
설계 개념이라기 보다는 구현 관점에서 타이밍 성능을 올려주기 위한 방법입니다.조*정2015-08-18 오전 10:47:41
spartan 6도 VIVADO 환경에서 안되나요?xilinx22015.08.18
네, 지원하지 않습니다.
(주)채널5코리아 | 서울 금천구 디지털로 178 가산퍼블릭 A동 1824호 | 사업자등록번호 : 113-86-36448 | 대표자 : 명세환
청소년보호책임자 : 장은성 | 발행인, 편집인 : 명세환 | 전화 : 02-866-9957
등록번호 : 서울특별시 아 01366 | 등록일 : 2010년 10월 40일 | 제보메일 : news@e4ds.com
본 콘텐츠의 저작권은 e4ds뉴스 또는 제공처에 있으며 이를 무단 이용하는 경우 저작권법 등에 따라 법적책임을 질 수 있습니다.
Copyright © 2025 e4ds News. All Rights Reserved